本網站使用相關技術提供更好的閱讀體驗,同時尊重使用者隱私,點這裡瞭解中央社隱私聲明當您關閉此視窗,代表您同意上述規範。
Your browser does not appear to support Traditional Chinese. Would you like to go to CNA’s English website, “Focus Taiwan”?
こちらのページは繁体字版です。日本語版「フォーカス台湾」に移動しますか。
中央社一手新聞APP Icon中央社一手新聞APP
下載

研調:半導體業傾向回收FOWLP投資 再投入FOPLP發展

2024/10/16 16:45(10/16 19:51 更新)
請同意我們的隱私權規範,才能啟用聽新聞的功能。
集邦科技16日舉行「AI時代半導體全局展開2025科技產業大預測」研討會,分析師許家源表示,扇出型面板級封裝技術(FOPLP)發展面臨挑戰,業者傾向回收扇出型晶圓級封裝(FOWLP)產能的投資後,再投入FOPLP投資。中央社記者潘智義攝  113年10月16日
集邦科技16日舉行「AI時代半導體全局展開2025科技產業大預測」研討會,分析師許家源表示,扇出型面板級封裝技術(FOPLP)發展面臨挑戰,業者傾向回收扇出型晶圓級封裝(FOWLP)產能的投資後,再投入FOPLP投資。中央社記者潘智義攝 113年10月16日
請同意我們的隱私權規範,才能啟用聽新聞的功能。

(中央社記者潘智義台北16日電)研調機構集邦科技分析師許家源今天表示,扇出型面板級封裝技術(FOPLP)發展面臨挑戰,業者傾向回收扇出型晶圓級封裝(FOWLP)產能的投資後,再投入FOPLP投資。

集邦科技今天舉行「AI時代半導體全局展開2025科技產業大預測」研討會,許家源指出,扇出型面板級封裝技術(FOPLP)發展面臨技術瓶頸、面板尺寸多元等挑戰,將分散設備研發量能。

針對面板級封裝與AI晶片結合的可能,許家源說明,FOPLP的產品應用主要可分為電源管理積體電路(PMIC)及射頻晶片(RF IC)、消費性中央處理器(CPU)及圖型處理器(GPU)、人工智慧圖型處理器(AI GPU)等3類。

其中,電源管理積體電路及射頻晶片採用「先晶片」(chip-first)技術,原本主要由半導體專業封測代工(OSAT)業者深耕,後續隨著製程授權商興起,推動整合元件製造廠(IDM)及面板業者加入,擴大量產規模。

至於消費性中央處理器及圖型處理器,則採用「後晶片」(chip-last)技術,由已累積生產經驗及產能的半導體專業封測代工業者開發,預估產品量產時間最早落在2026年。

訂閱《早安世界》電子報 每天3分鐘掌握10件天下事
請輸入正確的電子信箱格式
訂閱
感謝您的訂閱!

集邦分析,人工智慧圖型處理器(AI GPU)採用「後晶片」(chip-last)技術,由晶圓代工業者主導,在晶粒尺寸擴大及封裝顆數增加的趨勢下,尋求將原本的CoWoS(Chip on Wafer on Substrate)先進封裝,由直接在晶圓上完成IC封裝的技術(wafer level)擴大至面板級封裝技術,產品量產時間最早為2027年。

不過,FOPLP的發展尚面臨挑戰,包括技術瓶頸、面板尺寸多元等將分散設備研發量能。因此,業者傾向待回收FOWLP產能的投資後,再投入FOPLP的產能投資。(編輯:楊凱翔、張良知)1131016

中央社「一手新聞」 app
iOS App下載Android App下載

本網站之文字、圖片及影音,非經授權,不得轉載、公開播送或公開傳輸及利用。

172.30.142.81